跳到主要內容區塊
關閉 ×

人才專區

:::

先進製程積體電路佈局工程師

培訓日期: 2022-02-22~2022-06-24
培訓時數: 422
開班單位: 中華大學學校財團法人中華大學
聯絡方式: 賴小姐 (03)518-6895
課程大綱: 如下表
課程名稱 基礎電子學
上課時數 30
實習時數 0
合計時數 30
課程大綱 課程大綱
1. 單位(科學符號表示法、電阻、電容、電感的計量單位)
2. 元件介紹(電阻、電容、電感、PMOS、NMOS、BJT)
3. 基本電學
4. MOS 元件模型與特性(MOS Device Model/Behavior, CMOS Inverter – DC/AC Characteristics)
5. 電路特性與性能評估(RC model, Power Dissipation,Fan-in/Fan-out Issues)
課程名稱 基礎半導體製程與元件
上課時數 20
實習時數 0
合計時數 20
課程大綱 課程大綱
1. CMOS 製程原理與佈局關聯性(Device/Mask/Process/Layout, Layout of static CMOS circuit for basic gates(Inverter/ NAND/NOR))
2. 元件結構與剖面圖(Cross-Sections)
3. 電致遷移效應(EM)、天線效應(Antenna Effect)
4. 3D IC 簡介
課程名稱 VLSI 設計概論
上課時數 14
實習時數 0
合計時數 14
課程大綱 課程大綱
1. Introduction to VLSI Circuits and Systems
2. CMOS Design Methods
3. IC 設計方法(Full custom, semi custom, gate-arrays)
4. IC 設計流程(Design flow)
5. SI/PI、Crosstalk and Noise、高頻概論
6. HSPICE 簡介
課程名稱 積體電路實體設計總論
上課時數 10
實習時數 0
合計時數 10
課程大綱 課程大綱
1. 佈局觀念與技巧(佈局的總體設計、工程的佈局規劃、設計規則的介紹、標準元件的佈局設計、棍棒圖(stick diagram)
2. 佈局考量(晶片良率(Yield), Bonding Pads, Power and Clock Distribution, 栓鎖效應(Latch-Up))
課程名稱 數位積體電路設計
上課時數 10
實習時數 0
合計時數 10
課程大綱 課程大綱
1. 邏輯閘(Logic Gates)
2. Boolean Algebra
3. Combinational Logic
4. Sequential Elements and Circuits
課程名稱 類比積體電路後段設計
上課時數 6
實習時數 0
合計時數 6
課程大綱 課程大綱
1. Integrated Circuits Devices and Modeling
2. R/L/C and MOS Matching Layout
3. Current/Voltage References Design
4. CMOS Amplifiers Design
5. Operational Amplifiers Design
課程名稱 ESD靜電防護概論
上課時數 10
實習時數 0
合計時數 10
課程大綱 課程大綱
1. 靜電放電ESD 的模式和工業測試標準
2. 靜電放電ESD 防護設計概念
3. 靜電放電ESD 防護技術方法
課程名稱 UNIX/Linux作業系統
上課時數 0
實習時數 4
合計時數 4
課程大綱 課程大綱
1. Unix/Linux 指令操作
2. EDA 操作設立環境
3. Reference Library(設備名稱:PC,工作站)
課程名稱 佈局專案規劃課程
上課時數 14
實習時數 0
合計時數 14
課程大綱 課程大綱
1. Floorplan (Chip Area 預估)
2. Powerplan
3. Clock Tree
4. RC Delay
5. APR(概論、與Fully Layout 之關係、IP)
6. Proposal、Schedule、 Team Work、開會技巧、 簡報技巧
課程名稱 先進製程
上課時數 4
實習時數 0
合計時數 4
課程大綱 課程大綱
1. FinFET 製程介紹
2. Length of Diffusion(LOD) Effect
3. Well Proximity Effect (WPE)
課程名稱 記憶體概論
上課時數 14
實習時數 0
合計時數 14
課程大綱 課程大綱
1. 半導體記憶體簡介
2. 記憶體原理
3. 記憶體電路設計
4. 記憶體佈局設計
課程名稱 軟體工具實作
上課時數 0
實習時數 68
合計時數 68
課程大綱 課程大綱
1. Layout Tool(Cadence Virtuoso, 建立 library/cell, 編輯指令, 佈局線上驗證,光罩 GDSII 格式輸出與轉換)(12)
2. Command file (Design rule, 轉換 DRC、LVS command file, 轉換佈局編輯器 TechnologyFile 格式)(8)
3. 佈局驗證 (DRC、LVS,DRC/LVS command file, Run Hierarchy & Flatten mode) (16)
4. Analog/RF 基本佈局(含PDK 介紹)(16)
5. 電路佈置圖(Schematic), 電路模擬(Spice), 佈局驗證(含IR drop)(16)
(設備名稱:PC,工作站)
課程名稱 Cell-Based佈局設計
上課時數 0
實習時數 24
合計時數 24
課程大綱 課程大綱
1. Cell Library 設計
2. 基本邏輯閘佈局(INVERTER、NAND、NOR、D flip-flop)
(設備名稱:PC,工作站)
課程名稱 IC佈局設計能力鑑定證照
上課時數 0
實習時數 40
合計時數 40
課程大綱 課程大綱
1. 學科線上測驗
2. 術科綜合演練
課程名稱 專題製作
上課時數 0
實習時數 144
合計時數 144
課程大綱 課程大綱
1. OP 佈局實作(8) (採用 110 nm 佈局方法)
2. 低壓差線性穩壓器Low Drop Out (LDO) Regulators 佈局實作(48) (採用110 nm 佈局方法)
3. SRAM 佈局實作(40) (採用55 nm 佈局方法)
4. ADC 佈局實作(24) (採用28 nm 佈局方法)
5. FinFET 佈局實作(24)(採用16 nm 佈局方法)
(設備名稱:PC,工作站)
課程名稱 性別主流化暨職場倫理及就業輔導講座課程
上課時數 10
實習時數 0
合計時數 10
課程大綱 課程大綱
1. 兩性平權與性別主流化
2. 職場倫理
3. 抗壓性思考
4. 時間管理
5. 人際溝通

歷年合作企業

華邦電子
美光科技
日曰光半導體製造
矽品工業